DC-DC|應用篇

電源時序規格②: 電源時序規格及控制方塊圖

2024.02.28

重點

・了解電源時序②的規格。

・創建可以實現該電源時序規格的功能方塊圖。

從本文開始將介紹電源時序電路的第二個例子。首先,確認要實現的電源時序規格,並透過控制模組來探討其配置。

電源時序規格②

電源時序規格②與①一樣有3個系統的電源時序,但時序不同。輸入輸出電壓的規格、電源配置及時序如下:

規格②的設計由3個電源IC組成。電源IC假定為開關穩壓器(DC/DC轉換器)或線性穩壓器(LDO)。作為電源IC的功能,需要可以控制輸出的ON和OFF的有効化En引腳。

電源導通按照VOUT1、VOUT2、VOUT3的順序,當VOUT1導通並達到設置電壓時,VOUT2導通,同樣,達到設置電壓時VOUT3導通。關斷時序與輸入時序一樣,按照VOUT1、VOUT2、VOUT3的順序,當VOUT1關斷完成後,VOUT2關斷,然後VOUT3關斷。

控制方塊圖②

下面是實現了時序規格②的控制方塊圖。

要實現時序規格②,除了3個電源IC之外,還需要2個Power Good功能、3個Discharge功能,另外還需要上拉電阻。方塊圖是為了顯示功能和工作而繪製的,在實際電路中,還需要其他外接元件。下面介紹各功能和作用。

  • ・DCDC 1、DCDC 2和DCDC 3 是獨立的電源IC,它們的輸出由
    有効化En引腳控制。
  • ・Power Good 1和2用來在電源導通時監測DCDC的輸出電壓,當達到目標電壓時,向接下來要啟動的DCDC輸出“High”(以下簡稱“H”)訊號。
  • ・在關斷電源時,Power Good 1和2均用來監測DCDC的輸出電壓,當低於目標電壓時,向接下來要關斷的DCDC輸出“Low”(以下簡稱“L”)訊號。
  • ・Discharge模組透過在關斷電源時快速釋放DCDC輸出電容中的充電電荷來降低輸出電壓,使電源時序正常工作。

在該方塊圖中,DCDC模組的EN和VOUT之間、Power Good模組的IN和PGOOD之間、以及Discharge模組的IN和OUT之間被設計為正邏輯。也就是說,在“H”時,DCDC處於有効化En狀態,Power Good處於達到目標電壓狀態,Discharge處於輸出為ON的狀態。此外,Power Good模組的PGOOD引腳(輸出)和Discharge模組的OUT引腳採用集極開路或汲極開路形式。

    DC-DC

    基礎篇

    設計編

    評估篇

    應用篇

    產品介紹

    FAQ